Produkty

XA6SLX25-2CSG324Q(Sprzedawany z magazynu z oryginalnym opakowaniem)

Krótki opis:

Numer części: XA6SLX25-2CSG324Q-ND

producent:AMD Xilinx

Numer producenta: XA6SLX25-2CSG324Q

opisz:IC FPGA 226 I/O 324CSBGA

rozwiń temat: Motoryzacja, AEC-Q100, Spartan®-6 LX XA Programowalna macierz bramek (FPGA) IC 226 958464 24051 324-LFBGA, CSPBGA

 


Szczegóły produktu

Tagi produktów

właściwości produktu:

RODZAJ OPISAĆ
Kategoria Układ scalony (IC)  Osadzony  FPGA (programowalna przez użytkownika macierz bramek)
producent AMD Xilinx
seria Motoryzacja, AEC-Q100, Spartan®-6 LX XA
pakiet taca
Stan produktu Na wyprzedaży
Numer LAB/CLB 1879
Liczba elementów logicznych/komórek 24051
Całkowita liczba bitów pamięci RAM 958464
Numer wejścia/wyjścia 226
Zasilacz napięciowy 1,14 V ~ 1,26 V
Typ instalacji Typ montażu powierzchniowego
Temperatura pracy -40°C ~ 125°C (TJ)
Opakowanie/obudowa 324-LFBGA, CSPBGA
Pakiet urządzeń dostawcy 324-CSPBGA(15x15)
Podstawowy numer produktu XA6SLX25

Ogólny opis:

Rodzina układów FPGA Xilinx Automotive (XA) Spartan®-6 zapewnia wiodące możliwości integracji systemów przy najniższych kosztach całkowitych w zastosowaniach motoryzacyjnych o dużej objętości.Dziesięcioczłonowa rodzina zapewnia rozszerzoną gęstość w zakresie od 3840 do 101 261 komórek logicznych oraz szybszą, bardziej wszechstronną łączność.Zbudowana w oparciu o dojrzałą technologię procesu miedzianego o niskim poborze mocy 45 nm, która zapewnia optymalną równowagę kosztów, mocy i wydajności, rodzina XA Spartan-6 oferuje nową, bardziej wydajną, dwurejestrową 6-wejściową tablicę wyszukiwania (LUT ) i bogaty wybór wbudowanych bloków na poziomie systemu.Należą do nich bloki RAM 18 Kb (2 x 9 Kb), plastry DSP48A1 drugiej generacji, kontrolery pamięci SDRAM, ulepszone bloki zarządzania zegarem w trybie mieszanym, technologia SelectIO™, zoptymalizowane pod względem mocy bloki szeregowych transceiverów o dużej szybkości, bloki punktów końcowych zgodne z PCI Express® , zaawansowane tryby zarządzania energią na poziomie systemu, opcje konfiguracji automatycznego wykrywania oraz zwiększone bezpieczeństwo IP dzięki AES i ochronie Device DNA.Te cechy zapewniają niedrogą programowalną alternatywę dla niestandardowych produktów ASIC z niespotykaną łatwością użytkowania.Układy FPGA XA Spartan-6 oferują najlepsze rozwiązanie dla elastycznych i skalowalnych projektów logicznych o dużej objętości, projektów przetwarzania równoległego DSP o dużej przepustowości oraz aplikacji wrażliwych na koszty, w których wymagane są różne standardy interfejsów.Układy FPGA XA Spartan-6 to programowalna krzemowa podstawa platform ukierunkowanego projektowania, które dostarczają zintegrowane oprogramowanie i komponenty sprzętowe, które umożliwiają projektantom skupienie się na innowacjach, gdy tylko rozpocznie się ich cykl rozwojowy.Podsumowanie właściwości XA Spartan-6 FPGA • Rodzina XA Spartan-6: • XA Spartan-6 LX FPGA: zoptymalizowana logika • XA Spartan-6 LXT FPGA: szybka łączność szeregowa • Motoryzacja Temperatury: • I-Grade: Tj = – 40°C do +100°C • Klasa Q: Tj = –40°C do +125°C • Normy motoryzacyjne: • Xilinx jest zgodny z ISO-TS16949 • Kwalifikacja AEC-Q100 • Dokumentacja procesu zatwierdzania części do produkcji (PPAP) • Kwalifikacja wykraczająca poza AEC-Q100 jest dostępna na żądanie • Zaprojektowane z myślą o niskich kosztach • Wiele wydajnych zintegrowanych bloków • Zoptymalizowany wybór standardów I/O • Naprzemienne pady • Duże opakowania z tworzywa sztucznego połączone drutem • Niska moc statyczna i dynamiczna • Zoptymalizowany proces 45 nm niskie koszty i niski pobór mocy • Tryb hibernacji dla zerowego poboru mocy • Tryb wstrzymania utrzymuje stan i konfigurację z wybudzaniem wielopinowym, ulepszeniem sterowania • Wysokowydajne napięcie rdzenia 1,2 V (układy FPGA LX i LXT, stopnie prędkości -2 i -3) • Wielonapięciowe, wielostandardowe banki interfejsów SelectIO • Szybkość przesyłania danych do 1080 Mb/s naróżnicowe wejścia/wyjścia • Możliwość wyboru napędu wyjściowego, do 24 mA na pin • Standardy i protokoły od 3,3 V do 1,2 VI/O • Ekonomiczne interfejsy pamięci HSTL i SSTL • Zgodność z funkcją wymiany podczas pracy • Regulowane szybkości narastania wejść/wyjść w celu poprawy integralności sygnału • Szybkie transceivery szeregowe GTP w LXT FPGA • Do 3,2 Gb/s • Szybkie interfejsy, w tym: Serial ATA i PCI Express • Wydajne segmenty DSP48A1 • Wysokowydajne przetwarzanie arytmetyczne i sygnałowe • Szybki mnożnik 18 x 18 i 48 -bitowy akumulator • Możliwość łączenia potokowego i kaskadowego • Pre-dodatek wspomagający aplikacje filtrujące • Bloki zintegrowanego kontrolera pamięci • Obsługa DDR, DDR2, DDR3 i LPDDR • Szybkość transmisji danych do 800 Mb/s • Wieloportowa struktura magistrali z niezależnym FIFO do ograniczenie problemów związanych z czasem projektowania • Obfite zasoby logiczne o zwiększonej pojemności logicznej • Opcjonalny rejestr przesuwny lub obsługa rozproszonej pamięci RAM • Wydajne 6-wejściowe tablice LUT poprawiają wydajność i minimalizują zużycie • LUT z podwójnymi przerzutnikami do zastosowań zorientowanych na potoki • Blokowa pamięć RAM zz szerokim zakresem ziarnistości • Szybkie bloki pamięci RAM z możliwością zapisu bajtów • Bloki 18 Kb, które można opcjonalnie zaprogramować jako dwa niezależne bloki pamięci RAM 9 Kb • Płytka zarządzania zegarem (CMT) dla zwiększenia wydajności • Niski poziom szumów, elastyczne taktowanie • Menedżery zegara cyfrowego (DCM) eliminują przekrzywienie zegara i zniekształcenia cyklu pracy • Pętle synchronizacji fazowej (PLL) dla taktowania z niskim jitterem • Synteza częstotliwości z jednoczesnym mnożeniem, dzieleniem i przesunięciem fazowym • Szesnaście globalnych sieci zegara o niskim skosie • Uproszczona konfiguracja, obsługuje niskie Standardy kosztowe • 2-stykowa konfiguracja automatycznego wykrywania • Szeroka obsługa SPI innych firm (do x4) i NOR flash • Obsługa MultiBoot do zdalnej aktualizacji z wieloma strumieniami bitów, przy użyciu ochrony typu watchdog • Zwiększone bezpieczeństwo ochrony projektu • Unikalny identyfikator DNA urządzenia dla uwierzytelnianie projektu • Szyfrowanie strumienia bitów AES w urządzeniach XA6SLX75, XA6SLX75T i XA6SLX100 • Zintegrowany blok punktów końcowych dla projektów PCI Express (LXT) • Ekonomiczna technologia PCI®pport zgodny ze specyfikacją 33 MHz, 32- i 64-bitową.• Szybsze wbudowane przetwarzanie dzięki ulepszonemu, niedrogiemu, 32-bitowemu procesorowi programowemu MicroBlaze™ • Wiodące w branży rozwiązania IP i projekty referencyjne • Silny ekosystem firm trzecich, specyficzny dla branży motoryzacyjnej, z oprogramowaniem IP, płytami programistycznymi i usługami projektowymi


  • Poprzedni:
  • Następny:

  • Zostaw wiadomość

    Produkty powiązane

    Zostaw wiadomość