właściwości produktu:
RODZAJ | OPISAĆ |
Kategoria | Układ scalony (IC) Wbudowane — mikrokontrolery |
producent | NXP USA Inc. |
seria | MPC56xx Qorivva |
Pakiet | taca |
Stan produktu | w magazynie |
procesor rdzeniowy | e200z0h |
Specyfikacja jądra | 32-bitowy pojedynczy rdzeń |
prędkość | 48MHz |
Łączność | CANbus, I²C, LIN, SCI, SPI |
Urządzenia peryferyjne | DMA, POR, PWM, WDT |
Liczba we/wy | 45 |
Pojemność pamięci programu | 512 KB (512 KB x 8) |
Typ pamięci programu | Lampa błyskowa |
pojemność pamięci EEPROM | 64K x 8 |
Rozmiar pamięci RAM | 32K x 8 |
Napięcie — zasilanie (Vcc/Vdd) | 3 V ~ 5,5 V |
konwerter danych | A/D 12x10b |
Typ oscylatora | wewnętrzny |
Temperatura robocza | -40°C ~ 125°C (TA) |
rodzaj instalacji | Typ montażu powierzchniowego |
Opakowanie/załącznik | 64-LQFP |
Opakowanie urządzenia dostawcy | 64-LQFP(10x10) |
Podstawowy numer produktu | SPC5604 |
Klasyfikacja środowiskowa i eksportowa:
ATRYBUTY | OPISAĆ |
Status RoHS | Zgodny ze specyfikacją ROHS3 |
Poziom czułości na wilgoć (MSL) | 3 (168 godzin) |
status REACH | Produkty nieobjęte REACH |
UCIECZKA | 3A991A2 |
HTSUS | 8542.31.0001 |
Ogólny opis:
podsumowuje funkcje wszystkich bloków obecnych w mikrokontrolerach serii MPC5604B/C.
Należy pamiętać, że obecność i liczba blokad zależy od urządzenia i opakowania
Przetwornik analogowo-cyfrowy (ADC) Wielokanałowy, 10-bitowy przetwornik analogowo-cyfrowy
Moduł wspomagania rozruchu (BAM) Blok pamięci tylko do odczytu zawierający kod VLE, który jest wykonywany zgodnie z tym
do trybu rozruchu urządzenia
Jednostka monitorowania zegara (CMU) Monitoruje integralność źródła zegara (wewnętrznego i zewnętrznego).
Jednostka wyzwalania krzyżowego (CTU) Umożliwia synchronizację konwersji ADC ze zdarzeniem timera z eMIOS
lub z PIT
Szeregowy interfejs urządzeń peryferyjnych Deserial
(DSPI)
Zapewnia synchroniczny interfejs szeregowy do komunikacji z urządzeniami zewnętrznymi
Moduł statusu korekcji błędów
(ECSM)
Zapewnia mnóstwo różnych funkcji kontrolnych dla urządzenia, w tym
widoczne w programie informacje o konfiguracji i poziomach wersji, stan resetowania
rejestru, sterowanie wybudzaniem w celu wychodzenia z trybu uśpienia oraz opcjonalne funkcje, takie jak
informacje o błędach pamięci zgłaszanych przez kody korygujące błędy
Ulepszony bezpośredni dostęp do pamięci
(eDMA)
Wykonuje złożone transfery danych przy minimalnej interwencji procesora hosta
przez „n” programowalnych kanałów.
Ulepszone modułowe wyjście wejściowe
system (eMIOS)
Zapewnia funkcjonalność generowania lub mierzenia zdarzeń
Pamięć Flash Zapewnia nieulotną pamięć dla kodu programu, stałych i zmiennych
FlexCAN (sieć kontrolera) Obsługuje standardowy protokół komunikacyjny CAN
Modulowana częstotliwościowo
pętla synchronizacji fazowej (FMPLL)
Generuje szybkie zegary systemowe i obsługuje programowalną częstotliwość
modulacja
Wewnętrzny multiplekser (IMUX) SIU
podblok
Umożliwia elastyczne mapowanie interfejsu urządzeń peryferyjnych na różnych pinach urządzenia
Magistrala układów scalonych (I2C™) Dwuprzewodowa, dwukierunkowa magistrala szeregowa zapewniająca prostą i wydajną metodę
wymianę danych między urządzeniami
Kontroler przerwań (INTC) Zapewnia oparte na priorytetach planowanie z wywłaszczaniem żądań przerwań
Kontroler JTAG Zapewnia środki do testowania funkcjonalności chipa i łączności podczas pozostawania
przejrzysty dla logiki systemowej, gdy nie jest w trybie testowym
Kontroler LINFlex Zarządza dużą liczbą komunikatów LIN (Local Interconnect Network Protocol).
wydajnie przy minimalnym obciążeniu procesora
Moduł generowania zegara
(MC_CGM)
Zapewnia logikę i sterowanie wymagane do generowania systemu i urządzeń peryferyjnych
zegary
Moduł wprowadzania trybów (MC_ME) Udostępnia mechanizm sterowania trybem i trybem pracy urządzenia
sekwencje przejść we wszystkich stanach funkcjonalnych;zarządza również jednostką sterującą zasilaniem,
zresetuj moduł generowania i moduł generowania zegara i przechowuje
dostępne dla aplikacji rejestry konfiguracyjne, sterujące i statusowe
Jednostka sterująca zasilaniem (MC_PCU) Zmniejsza ogólny pobór mocy poprzez odłączenie części urządzenia
z zasilacza za pośrednictwem urządzenia przełączającego zasilanie;elementy urządzenia są
pogrupowane w sekcje zwane „domenami władzy”, które są kontrolowane przez ZKP
Zresetuj moduł generowania
(MC_RGM)
Centralizuje źródła resetowania i zarządza sekwencją resetowania urządzenia.